TOP
0
0
【簡體曬書區】 單本79折,5本7折,活動好評延長至5/31,趕緊把握這一波!
數字邏輯與數字系統(簡體書)
滿額折

數字邏輯與數字系統(簡體書)

人民幣定價:22 元
定  價:NT$ 132 元
領券後再享88折
海外經銷商無庫存,到貨日平均30天至45天
可得紅利積點:3 點
相關商品
商品簡介
目次

商品簡介

《數字邏輯與數字系統》系統地介紹了數字邏輯電路的基本概念、基本分析與設計方法。主要內容包括數字電路基礎、邏輯代數基礎、邏輯門電路、組合邏輯電路、觸發器、時序邏輯電路、可編程邏輯器件、數字系統分析與設計等。為了配合實踐教學,還包含有VHDL語言及應用、軟件開發工具MAX plus Ⅱ的使用及實驗等內容。
《數字邏輯與數字系統》側重基本概念、基本方法與實際應用的講述,著重“厚基礎、寬專業、重能力”的編寫方針,注重理論教學與實踐教學相結合,力圖反映數字邏輯電路中的新技術、新理念,以適應數字電路技術快速發展的需要。《數字邏輯與數字系統》可作為高等院校計算機、自動化和電氣信息類有關專業的教材,同時也可供從事電子技術工作的工程技術人員參考。

目次

前言
第1章 數字電路基礎
1.1 數字電路概述
1.2 數制
1.2.1 進位計數制
1.2.2 十進制
1.2.3 二進制
1.2.4 十六進制
1.2.5 任意進制轉換為十進制
1.2.6 十進制轉換為其他進制
1.3 碼制
1.3.1 二進制編碼
1.3.2 字符編碼
1.3.3 奇偶檢驗碼
小結
習題1

第2章 邏輯代數基礎
2.1 邏輯代數的基本知識
2.1.1 邏輯代數的基本運算
2.1.2 邏輯代數的基本定律
2.1.3 邏輯代數的基本規則
2.2 邏輯函數及其描述方法
2.2.1 邏輯函數
2.2.2 邏輯函數的表示方法
2.2.3 邏輯函數的標準形式
2.3 邏輯函數的化簡
2.3.1 公式化簡法
2.3.2 卡諾圖化簡法
2.4 具有無關項的邏輯函數及其化簡
2.4.1 邏輯函數中的無關項
2.4.2 無關項在邏輯函數化簡中的應用
小結
習題2

第3章 邏輯門電路
3.1 概述
3.2 分立元件邏輯門電路
3.2.1 二極管與門電路
3.2.2 二極管或門電路
3.2.3 非門
3.3 TL集成電路門
3.3.1 TTL與非門
3.3.2 TTL門地外部特性和主要參數
3.3.3 集電極開路門
3.3.4 三態門
3.4 CMOS門電路
3.4.1 CMOS反相器
3.4.2 傳輸門
3.5 集成門電路使用中應注意的問題
3.5.1 TTL邏輯電路的使用
3.5.2 CMOS電路的操作保護措施
3.5.3 CMOS與TTL電路接口
小結
習題3

第4章 組合邏輯電路
4.1 概述
4.2 組合邏輯電路分析
4.3 組合邏輯電路的設計
4.3.1 設計步驟
4.3.2 邏輯問題的描述
4.3.3 邏輯函數的變換
4.3.4 多輸出函數的邏輯設計
4.3.5 利用任意項的邏輯設計
4.4 組合邏輯中的競爭冒險
4.4.1 競爭冒險的產生
4.4.2 競爭冒險的消除
4.5 加法器
4.5.1 1位加法器
4.5.2 多位加法器
4.5.3 加法器應用
4.6 數值比較器
4.6.1 1位數值比較器
4.6.2 4位數值比較器
4.6.3 集成比較器的應用
4.7 編碼器和譯碼器
4.7.1 編碼器
4.7.2 譯碼器
4.8 數據選擇器與數據分配器
4.8.1 數據選擇器
4.8.2 數據分配器
4.9 奇偶校驗器
小結
習題4

第5章 觸發器
5.1 概述
5.2 基本SR觸發器
5.2.1 用與非門構成的基本SR觸發器
5.2.2 用或非門構成的基本SR觸發器
5.3 鐘控觸發器
5.3.1 鐘控SR觸發器
5.3.2 鐘控D觸發器
5.4 主從觸發器
5.4.1 主從型D觸發器
5.4.2 主從型JK觸發器
5.5 邊沿觸發器
5.5.1 負邊沿JK觸發器
5.5.2 維持-阻塞D觸發器
5.5.3 T觸發器
5.6 集成觸發器的參數
小結
習題5

第6章 時序邏輯電路
6.1 概述
6.1.1 時序邏輯電路的描述
6.1.2 時序邏輯電路功能的表示方法
6.2 時序邏輯電路分析
6.3 寄存器、鎖存器和移位寄存器
6.3.1 寄存器
6.3.2 鎖存器
6.3.3 移位寄存器
6.4 計數器
6.4.1 計數器的分類
6.4.2 同步計數器
6.4.3 異步計數器
6.4.4 中規模集成計數器
6.5 計數器的應用
6.6 同步時序電路設計
小結
習題6

第7章 可編程邏輯器件
7.1 存儲邏輯
7.1.1 隨機存儲器
7.1.2 只讀存儲器
7.2 可編程邏輯器件
7.3 PLD的基本概念
7.3.1 PLD的表示方法
7.3.2 PLD的基本結構
7.4 PLD器件的應用
7.4.1 PROM應用
7.4.2 PLA應用
小結
習題7

第8章 數字系統分析與設計
8.1 數字系統的基本概念
8.2 數字系統的設計方法
8.3 數字系統設計的一般過程
8.4 數字系統的算法描述
8.4.1 ASM圖符號
8.4.2 ASM圖含義
8.4.3 ASM圖的建立
8.5 數字系統設計實例
8.5.1 設計步驟
8.5.2 數字系統設計舉例
小結
習題8

第9章 硬件描述語言VHDL
9.1 VHDL設計描述的基本結構
9.2 VHDL的語言元素
9.2.1 標識符
9.2.2 VHDL數據對象
9.2.3 VHDL的數據類型
9.2.4 運算符與操作符
9.3 VHDL的基本描述語句
9.3.1 順序描述語句
9.3.2 并發描述語句
9.4 VHDL結構體的三種描述方式
9.4.1 數據流描述方式
9.4.2 結構描述方式
9.4.3 行為描述方式
9.5 有限狀態機的設計
9.5.1 有限狀態機概述
9.5.2 有限狀態機的設計
小結
習題9

第10章 實驗開發技術及設計
10.1 EDA概述
10.2 MAX+plus II基本操作
10.2.1 MAX+plus II的設計方法
10.2.2 建立文本設計文件(VHDL)
10.2.3 VHDL語言和原理圖混合輸入方式
10.3 數字邏輯基礎實驗
10.3.1 交通控制燈監視電路
10.3.2 三人表決器、全加器
10.3.3 3-8譯碼器、8路數據選擇器
10.3.4 同步十進制計數器
10.3.5 8路脈沖分配器
10.3.6 BCD七段顯示譯碼器
10.3.7 二十四進制計數器
10.3.8 動態掃描數碼顯示器
10.4 數字系統綜合設計
10.4.1 多功能數字電子鐘
10.4.2 交通燈控制器
10.4.3 數字密碼鎖
10.4.4 智力競賽搶答器
附錄A 常用邏輯符號對照表
參考文獻

您曾經瀏覽過的商品

購物須知

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

定價:100 132
海外經銷商無庫存,到貨日平均30天至45天

暢銷榜

客服中心

收藏

會員專區